当前位置:芯片市场动态 → 正文

英特尔宣布可在 1 平方毫米中塞下 1 亿个晶体管

责任编辑:editor007 |来源:企业网D1Net  2017-04-01 20:19:06 本文摘自:动点科技

4 月 1 日消息,本周二,英特尔逻辑技术部门副主席 Kaizad Mistry 宣布,他们已经有能力在 1 平方毫米中塞下 1 亿个晶体管,“绝对是行业历史上史无前例的。”

今年一月份英特尔在总结 10nm 芯片路线图时,还没有公开晶体管的具体尺寸。不过本周,最终数据终于出炉,英特尔的 10nm 节点将鳍片间距做到了 34nm,而最小金属间距则做到了 36nm(这两个数据在 14nm 节点时分别为 42nm 和 52nm)。

如果采用这种标准来计算,英特尔最近几年都是两倍两倍的提升晶体管密度。举例来说,22nm 进化为 14nm 的时候,晶体管密度提升了 2.5 倍,14nm 进化为 10nm 时,密度则又提升了 2.7 倍。最重要的是,10nm 芯片在运算速度和功耗上有了较大进步。

不过,英特尔这种度量方法到底能不能在整个业界推行现在还是个未知数。

关键字:晶体管英特尔宣布芯片

本文摘自:动点科技

x 英特尔宣布可在 1 平方毫米中塞下 1 亿个晶体管 扫一扫
分享本文到朋友圈
当前位置:芯片市场动态 → 正文

英特尔宣布可在 1 平方毫米中塞下 1 亿个晶体管

责任编辑:editor007 |来源:企业网D1Net  2017-04-01 20:19:06 本文摘自:动点科技

4 月 1 日消息,本周二,英特尔逻辑技术部门副主席 Kaizad Mistry 宣布,他们已经有能力在 1 平方毫米中塞下 1 亿个晶体管,“绝对是行业历史上史无前例的。”

今年一月份英特尔在总结 10nm 芯片路线图时,还没有公开晶体管的具体尺寸。不过本周,最终数据终于出炉,英特尔的 10nm 节点将鳍片间距做到了 34nm,而最小金属间距则做到了 36nm(这两个数据在 14nm 节点时分别为 42nm 和 52nm)。

如果采用这种标准来计算,英特尔最近几年都是两倍两倍的提升晶体管密度。举例来说,22nm 进化为 14nm 的时候,晶体管密度提升了 2.5 倍,14nm 进化为 10nm 时,密度则又提升了 2.7 倍。最重要的是,10nm 芯片在运算速度和功耗上有了较大进步。

不过,英特尔这种度量方法到底能不能在整个业界推行现在还是个未知数。

关键字:晶体管英特尔宣布芯片

本文摘自:动点科技

电子周刊
回到顶部

关于我们联系我们版权声明隐私条款广告服务友情链接投稿中心招贤纳士

企业网版权所有 ©2010-2024 京ICP备09108050号-6 京公网安备 11010502049343号

^